Methods and apparatuses for re-ordering data

Procédés et appareils pour un réordonnancement de données

Abstract

L'invention porte sur des appareils et des procédés pour réaliser un réordonnancement de données. Dans un mode de réalisation, un appareil comprend une unité de permutation d'entrée, une matrice mémoire multi-bloc et une unité de permutation de sortie. La matrice mémoire multi-bloc est couplée pour recevoir des données de l'unité de permutation d'entrée. L'unité de permutation de sortie est couplée pour recevoir des données de la matrice mémoire multi-bloc. La matrice mémoire comprend deux ou plus de deux rangées de mémoire. Chaque rangée de mémoire comprend deux ou plus de deux éléments de mémoire.
Apparatuses and methods to perform data re-ordering are presented. In one embodiment, an apparatus comprises an input permutation unit, a multi-bank memory array, and an output permutation unit. The multi-bank memory array is coupled to receive data from the input permutation unit. The output permutation unit is coupled to receive data from the multi-bank memory array. The memory array comprises two or more memory rows. Each memory row comprises two or more memory elements.

Claims

Description

Topics

Download Full PDF Version (Non-Commercial Use)

Patent Citations (4)

    Publication numberPublication dateAssigneeTitle
    US-2009031089-A1January 29, 2009Nokia CorporationTranspose Memory And Method Thereof
    US-2009254718-A1October 08, 2009Texas Instruments IncorporatedLocal Memories with Permutation Functionality for Digital Signal Processors
    US-2010077176-A1March 25, 2010Advanced Micro Devices, Inc.Method and apparatus for improved calculation of multiple dimension fast fourier transforms
    US-6604166-B1August 05, 2003Silicon Automation Systems LimitedMemory architecture for parallel data access along any given dimension of an n-dimensional rectangular data array

NO-Patent Citations (0)

    Title

Cited By (2)

    Publication numberPublication dateAssigneeTitle
    US-9639503-B2May 02, 2017Qualcomm IncorporatedVector indirect element vertical addressing mode with horizontal permute
    WO-2014150636-A1September 25, 2014Qualcomm IncorporatedVector indirect element vertical addressing mode with horizontal permute